|
|
|||
|
||||
OverviewTodos os PLLs digitais estão a ser considerados como um substituto eficaz devido à elevada imunidade dos circuitos digitais às variações de PVT. No entanto, os ADPLLs sofrem do problema da baixa resolução e do elevado jitter/ruído de fase, para além de problemas fundamentais de procedimentos de conceção complexos. Através de pesquisas bibliográficas e verificações experimentais, constatou-se que ainda existem alguns desafios relacionados com a resolução e a instabilidade/ruído de fase que têm de ser resolvidos nos ADPLL existentes. Da mesma forma, verificou-se também que existe uma lacuna nos modelos utilizados para descrever os ADPLLs. A este respeito, foi feita uma classificação extensiva das arquitecturas ADPLL existentes. Algumas das arquitecturas encontradas na literatura foram examinadas criticamente através de uma nova conceção e da verificação por simulação a vários níveis de conceção com um vasto conjunto de ferramentas de simulação/emulação. Procedeu-se a uma análise comparativa e identificaram-se criticamente as deficiências de cada arquitetura. Foram propostos e verificados por simulação métodos para melhorar a resolução e o ruído de fase. Full Product DetailsAuthor: Mohd Ziauddin Jahangir , P Chandra ShekarPublisher: Edicoes Nosso Conhecimento Imprint: Edicoes Nosso Conhecimento Dimensions: Width: 15.20cm , Height: 0.90cm , Length: 22.90cm Weight: 0.222kg ISBN: 9786209249396ISBN 10: 6209249396 Pages: 160 Publication Date: 05 November 2025 Audience: General/trade , General Format: Paperback Publisher's Status: Active Availability: Available To Order We have confirmation that this item is in stock with the supplier. It will be ordered in for you and dispatched immediately. Language: Portuguese Table of ContentsReviewsAuthor InformationTab Content 6Author Website:Countries AvailableAll regions |
||||