Architektur und Betrieb von Rechensystemen: 10. GI/ITG-Fachtagung Paderborn, 9.–11. März 1988 Proceedings

Author:   Uwe Kastens ,  Franz Josef Rammig
Publisher:   Springer-Verlag Berlin and Heidelberg GmbH & Co. KG
Volume:   168
ISBN:  

9783540189947


Pages:   405
Publication Date:   03 March 1988
Format:   Paperback
Availability:   Out of stock   Availability explained
The supplier is temporarily out of stock of this item. It will be ordered for you on backorder and shipped when it becomes available.

Our Price $129.36 Quantity:  
Add to Cart

Share |

Architektur und Betrieb von Rechensystemen: 10. GI/ITG-Fachtagung Paderborn, 9.–11. März 1988 Proceedings


Overview

Der Band enthalt die Vortrage der 10. GI/ITG-Fachtagung ""Architektur und Betrieb von Rechensystemen"", die im Marz 1988 in Paderborn stattfand. Die Beitrage sind folgenden Themenschwerpunkten zugeordnet: Parallelrechner, Prozesskommunikation, RISC-Architekturen, Funktionsorientierte Architekturen, Koprozessoren, Rechnernetze und Hardware-Entwurf. Thematisch ubergreifend wird in vielen Beitragen die enge Verzahnung zwischen Programmiermethodik und Rechnerarchitektur deutlich. Es wird sowohl uber aktuelle Forschungsvorhaben und -ergebnisse als auch uber produktreife Entwicklungen berichtet. Der Leser kann sich mit diesem Tagungsband einen guten Uberblick uber aktuelle Entwicklungen auf den Gebieten der Architektur und des Betriebs von Rechensystemen besonders im deutschsprachigen Raum verschaffen.

Full Product Details

Author:   Uwe Kastens ,  Franz Josef Rammig
Publisher:   Springer-Verlag Berlin and Heidelberg GmbH & Co. KG
Imprint:   Springer-Verlag Berlin and Heidelberg GmbH & Co. K
Volume:   168
Dimensions:   Width: 17.00cm , Height: 2.20cm , Length: 24.40cm
Weight:   0.715kg
ISBN:  

9783540189947


ISBN 10:   3540189947
Pages:   405
Publication Date:   03 March 1988
Audience:   Professional and scholarly ,  Professional & Vocational
Format:   Paperback
Publisher's Status:   Active
Availability:   Out of stock   Availability explained
The supplier is temporarily out of stock of this item. It will be ordered for you on backorder and shipped when it becomes available.
Language:   German

Table of Contents

Parallelrechner I.- Das SUPRENUM-System: Architektur, Software und Anwendungen.- Parallele Ausfuhrung sequentieller Programme auf Multiple Processing Systems.- Optimizing the Peak-Performance of Vector Units with Dynamically Allocatable Vector Registers.- Parallelrechner II.- Connection Structures - a Component of Parallel Programming Languages.- A Multigrid Algorithm on Hypercube Systems.- A Systolic Algorithm for the Generalized Transitive Closure.- Proze?kommunikation.- Proze?kommunikation mit asynchronem Empfangen.- Baumorientierte Kommunikation in verteilten Systemen.- Linda integriert in Modula-2 - ein Sprachkonzept fur portable parallele Software.- RISC-Architekturen I.- Code Generation and RISC Architectures.- Colibri: Ein Testfall fur die RISC-Philosophie.- Die Befehlspipeline des COLIBRI-Systems.- RISC-Architekturen II.- Reorganisieren von Basisbloecken fur Pipeline-Prozessoren.- Eine flexible Entwurfsumgebung fur RISC-ahnliche Prozessorarchitekturen.- Funktionsorientierte Architekturen.- System Architectures for Functional Programming Languages: Problems and Solutions.- Compiled Graph Reduction on a Processor Network.- An Or-Parallel Logic Programming Machine for Non-shared Memory Architectures.- Konzept eines flagorientierten vollparallelen Assoziativprozessors auf der Basis der Flagalgebra.- Koprozessoren.- Transaktionsorientierte Datenverwaltung in einem intelligenten Disk Controller.- UEberlegungen zu einer Hardware-Architektur zur schnellen Analyse von Programmiersprachen.- Alternative Rechnerarchitektur fur Datenubertragungs-Controller mit hohen Datenraten.- Rechnernetze I.- Rechnernetze - Realisierung, Standardisierung, weitere Entwicklung.- Rechnernetze II.- A Tool for Measuring and Monitoring Distributed Systems During Operation.- Workload Modeling for Computer Networks.- Automatische Codegenerierung fur Protokolle in der ISO-Syntax ASN.1.- Hardware-Entwurf.- Microprocessor Features a la Carte.- Validation in Top Down Design Including Test Pattern Generation.- SAMP: A General Purpose Processor Based on a Self-Timed VLIW Structure.- Gezielte Erzeugung von Zugriffskonflikten zu Testzwecken.

Reviews

Author Information

Tab Content 6

Author Website:  

Countries Available

All regions
Latest Reading Guide

NOV RG 20252

 

Shopping Cart
Your cart is empty
Shopping cart
Mailing List